세계 최대 파운드리 업체인 대만 TSMC가 2nm(나노미터, 10억분의 1m) 공정의 고객사 주문이 급격히 늘어남에 따라, 오는 2028년까지 관련 생산능력을 월 웨이퍼 20만장 수준으로 확대할 계획인 것으로 알려졌다.
디지타임스는 TSMC가 2나노 공정의 높은 단가(웨이퍼당 최대 3만 달러)에도 불구하고 고객 수요가 예상보다 빠르게 증가하고 있으며, 이에 따라 생산량 확대에 속도를 내고 있다고 24일(현지시간) 보도했다.

TSMC는 2나노 공정을 올 하반기부터 양산에 돌입할 예정이다. 초기에는 월 4만장 수준이 생산될 것으로 보이며, 고객 수요 증가에 따라 점진적으로 증설을 추진해 2028년에는 월 20만장 규모에 도달할 전망이다.
이는 TSMC가 현재 양산 중인 3나노 공정 생산 능력을 추월하는 수준이다. 보도에 따르면 TSMC 3나노 공정은 올해 생산량이 전년 대비 60% 이상 증가할 것으로 예측되고 있다. 그러나 AI 반도체 및 고성능 컴퓨팅(HPC) 시장의 성장세에 힘입어, 2나노 공정 수요가 3나노 이상으로 확대될 것으로 평가된다.
관련기사
- TSMC, 2분기 순이익 사상 최고치...칩 4개 중 1개 '3나노'2025.07.17
- TSMC, 2분기 매출 43.7조원...전년比 39%↑2025.07.10
- "HBM4 80개 高집적"…TSMC, 차세대 패키징 고도화2025.06.12
- TSMC, 3나노 양산 5개 분기만에 '풀가동'…"2나노는 더 빨라"2025.05.21
특히, 2나노 공정은 차세대 AI 가속기, 데이터센터용 GPU, 모바일 애플리케이션 프로세서 등 고성능 반도체에 주로 적용될 예정으로, 엔비디아, AMD, 애플 등 주요 고객사들의 초기 주문이 집중되고 있는 것으로 전해졌다.
TSMC는 자사의 2나노 공정이 기존 핀펫(FinFET) 방식에서 벗어나 게이트올어라운드(GAA) 기술을 도입한 첫 공정이 될 예정이라고 밝혔다. 이는 회로 밀도와 전력 효율을 동시에 개선할 수 있는 차세대 기술로, 업계의 주목을 받고 있다.