초고속 인터페이스 IP(설계자산) 기업 퀄리타스반도체가 전 세계 파운드리 공정 중 가장 최선단 공정인 2나노(nm) 공정 및 4나노 IP 개발에 국내 최초로 착수했다고 11일 밝혔다.
퀄리타스반도체가 개발하는 기술은 칩렛 UCIe(Universal Chiplet Interconnect Express) PHY IP, MIPI(Mobile Industry Processor Interface) PHY IP다. 이는 온디바이스 AI와 같은 인공지능 애플리케이션 및 데이터센터, 차세대 자율주행 시장에서의 방대한 데이터 전송에 필요한 대역폭과 속도를 충족하기 위한 수요에 대응하기 위한 솔루션이다.
퀄리타스반도체는 2나노 IP 개발에 착수해 내년 상반기 시제품 제작, 하반기 중 IP 검증 완료를 목표로 한다고 밝혔다. MIPI IP의 경우 5나노 공정에서 최신의 MIPI 규격인 8G 속도를 검증한 바 있으며, 검증된 구조가 이번 2나노에도 적용돼 개발 일정을 가속화할 수 있을 것으로 보인다.
현재 전 세계 파운드리 업계에서 가장 최선단인 2나노 공정은 설계 난이도가 매우 높아 글로벌 매우 극소수의 업체만 파운드리 업체로부터 해당 공정에 접근권을 부여 받아 설계할 수 있다. 현재 전 세계에서 2나노 공정에 IP 개발에 대한 권한을 부여 받은 IP 업체는 시놉시스, 케이던스 밖에 없는 실정에 퀄리타스반도체가 이들과 동등하게 선정됐다는 점은 시장 초기에 진입할 수 있는 기회가 주어졌다고 평가된다.
관련기사
- 퀄리타스반도체 "내년 PCIe 6.0 IP 개발 완료…흑자전환 기대"2023.10.13
- 케이던스, 삼성 파운드리와 2나노 공정 협력2024.07.09
- 삼성전자 "2나노 가속기 수주...국내 DSP와 협력 강화"2024.07.09
- 삼성전자, 2027년 2나노 신공정 추가..."AI 시대 원스톱 솔루션 제공"2024.06.13
김두호 퀄리타스반도체 김두호 대표는 "고객사와 협의하고 있는 UCIe PHY IP, MIPI D/C PHY IP 외에도 당사의 주력 IP인 5나노 공정 PCIe PHY IP도 현재 개발 후 양산 테스트 중이다"라며 "4나노 및 2나노 공정의 PCIe PHY IP 개발도 조만간 착수할 계획이다"라고 말했다.
이어 그는 "2나노 공정 IP는 현재 납품되고 있는 최고가 IP와 비교해 매우 고가의 IP이기 때문에, 2나노 공정 IP가 매출로 반영되는 시점에 당사의 폭발적인 성장이 기대된다"고 전했다.